Wir nutzen Cookies, um Ihren Besuch auf unserer Website und unseren Service zu optimieren.
Wir betrachten die weitere Nutzung unserer Website als Zustimmung zu der Verwendung von Cookies.
PortalDerWirtschaft.de



Suchmaschinenoptimierung mit PdW
mit Content-Marketing - Ihre News

TRACE32-ICD unterstützt Infineon S-Gold

Von Lauterbach

Hofolding, Januar 2003 - LAUTERBACH, Hersteller von Mikroprozessor-Entwicklungssystemen, unterstützt ab sofort den S-Gold Controller von Infineon mit TRACE32. Das Tool setzt auf dem JTAG Debugger Port des Prozessors auf und nutzt somit die OnChip Breakpoints des Mikroprozessors
Hofolding, Januar 2003 - LAUTERBACH, Hersteller von Mikroprozessor-Entwicklungs-systemen, unterstützt ab sofort den S-Gold Controller von Infineon mit TRACE32. Das Tool setzt auf dem JTAG Debugger Port des Prozessors auf und nutzt somit die OnChip Breakpoints des Mikroprozessors. Die neuen TRACE32-PowerTools wurden um eine neue Prozessorarchitektur ,den S-Gold Controller von Infineon, erweitert. S-Gold ist ein Chipsatz von Infineon, der speziell für 3G–Mobiltelefone entwickelt wurde. Diese ermöglichen ein komfortables Debugging auf C, bzw. C++ -Ebene über die im Silizium integrierte Debugschnittstelle. Über diese JTAG Schnittstelle kann via Multicore Debugging sowohl auf den ARM 926 Core als auch auf den OAK DSP des S-Gold zugegriffen werden. Zum Anschluss an den Hostrechner – PCs, Notebooks als auch verschiedene Workstations - stehen die bewährten Module mit Parallel-, USB- und Ethernetschnittstelle zur Verfügung. Mit dem PowerTrace Ethernet ist es möglich, über den ETM-Traceport den Programm- und Datenfluss des ARM926 in Echtzeit aufzuzeichnen. Der Tracespeicher hat eine Tiefe von max. 64 Megaframes und eine max. Aufzeichnungsgeschwindigkeit von 200 MHz. Jeder aufgezeichnete Record ist mit einem Zeitstempel mit einer Auflösung von 25ns markiert. Auch ist damit der volle Zugriff auf die ETM-Trigger und Filter-Features möglich. Debugging auf HLL- und Assemblerebene, unbegrenzte Anzahl von Software Breakpoints, Batch-Processing und die Nutzung der OnChip Breaklogik sind selbstverständlich. Weiterhin wird über dem JTAG Port auch auf das OnChip SRAM sowie auf die diversen Busse wie I²C usw. zugegriffen. Ein Context Tracking System – dies erlaubt unter anderem die Rekonstruktion des Inhaltes von lokalen Variablen - ist ebenso vorhanden wie auch Performance Analyse, Code Coverage Analyse, Statistik Funktionen , Zeitdiagramm der TRACE Daten und RTOS Support.
30. Jan 2003

Bewerten Sie diesen Artikel

2 Bewertungen (Durchschnitt: 3)

Teilen Sie diesen Artikel

Keywords

Hinweis

Für den Inhalt der Pressemitteilung ist der Einsteller, Brigitte Bidell, verantwortlich.

Pressemitteilungstext: 322 Wörter, 1970 Zeichen. Pressemitteilung reklamieren

Über Lauterbach


Kommentar hinzufügen

Name*
E-Mail*
Institution
Website
Ihr Kommentar*
Bitte lösen Sie 4 + 6

Weitere Pressemeldungen von Lauterbach


05.06.2008: In enger Kooperation mit Telelogic hat Lauterbach die Kopplung der beiden marktführenden Werkzeuge „Rhapsody“ und „TRACE32“ erweitert. Rhapsody ist ein für den embedded Markt zugeschnittenes UML-Tool, bei dem nach UML 2.0 spezifizierte Diagramme verwendet werden, um eine Software zu modellieren. „Rhapsody in C“ generiert vollständig ablauffähigen C Code aus diesen Diagrammen. TRACE32 bietet eine auf die In-Circuit Debugger zugeschnittene Debug-Oberfläche für alle gängigen embedded Prozessoren und beinhaltet einen C Source Code Debugger ebenso wie einen weit reichenden Echtzeit-... | Weiterlesen

14.05.2008: Beim Symmetric Multi-Processing (SMP) wird eine Applikation auf mehrere gleichartige Prozessoren oder Cores verteilt. Das Betriebssystem übernimmt das dynamische Verteilen der Laufzeit-Einheiten (Threads) und bemüht sich dabei um eine möglichst gleichmäßige Auslastung der CPUs. Dadurch wird das System hinsichtlich der Laufzeit optimiert und der Entwickler von der Entscheidung entlastet, welche Arbeit auf welcher CPU erledigt werden soll. ExpressLogic bietet für sein Betriebssystem ThreadX eine spezielle SMP Variante an „ThreadX/ SMP“, die diese Verteilung der Threads auf mehrere CPUs ... | Weiterlesen

26.02.2008: Der bereits vorhandene MIPS32 Debugger wurde um die neue PIC32 Familie von Microchip erweitert und ermöglicht ein komfortables Debugging auf C oder C++ -Ebene über die im Silizium integrierte Debugschnittstelle. Über diese JTAG-Schnittstelle des Prozessors bekommt der Debugger einen sehr schnellen Zugriff auf alle chipinternen Einheiten wie Onchip Hardware Breakpoints, Peripherieeinheiten, Register und FLASH Memory. Der Anschluss an Windows- oder LINUX-Hostrechner erfolgt über eine USB-2 oder Ethernet-Schnittstelle mit 10/ 100 oder 1000 MBit/ s. Darüber ist auch die Programmierung des int... | Weiterlesen